86-0755-27838351
頻率:14.31818-166MHZ
尺寸:5.0*3.2mm
京瓷晶振,有源晶振,KC5032E-C3晶振,有源晶振,是只晶體本身起振需要外部電壓供應,起振后可直接驅動CMOS 集成電路,產品本身已實現與薄型IC(TSSOP封裝,TVSOP封裝)同樣的1mm厚度,斷開時的消費電流是15 µA以下,編帶包裝方式可對應自動搭載及IR回流焊接(無鉛對應)產品有幾種電壓供選1.8V,2.5V,3V3.3V,5V,以應對不同IC產品需要
恒溫晶振的真空封裝技術:是指石英晶振在真空封裝區域內進行封裝。1.防止外界氣體進入組件體內受到污染和增加應力的產生;2.使晶振組件在真空下電阻減??;3.氣密性高。此技術為研發及生產超小型、超薄型石英晶振必須攻克的關鍵技術之一
項目 |
符號 |
規格說明 |
條件 |
輸出頻率范圍 |
f0 |
14.31818-166MHz |
請聯系我們以便獲取其它可用頻率的相關信息 |
電源電壓 |
VCC |
2.97-3.63 V |
請聯系我們以了解更多相關信息 |
儲存溫度 |
T_stg |
-55℃ to +125℃ |
裸存 |
工作溫度 |
T_use |
-10℃ to +70℃ |
請聯系我們查看更多資料http://www.vanban.cn |
|
|||
|
|||
頻率穩定度 |
f_tol |
J: ±50 × 10-6 |
|
L: ±100 × 10-6 |
|||
T: ±150 × 10-6 |
|||
功耗 |
ICC |
3.5 mA Max. |
無負載條件、最大工作頻率 |
待機電流 |
I_std |
3.3μA Max. |
ST=GND |
占空比 |
SYM |
45 % to 55 % |
50 % VCC 極, L_CMOS≦15 pF |
輸出電壓 |
VOH |
VCC-0.4V Min. |
|
VOL |
0.4 V Max. |
|
|
輸出負載條件 |
L_CMOS |
15 pF Max. |
|
輸入電壓 |
VIH |
80% VCC Max. |
ST 終端 |
VIL |
20 % VCC Max. |
||
上升/下降時間 |
tr / tf |
4 ns Max. |
20 % VCC to 80 % VCC 極, L_CMOS=15 pF |
振蕩啟動時間 |
t_str |
3 ms Max. |
t=0 at 90 % |
頻率老化 |
f_aging |
±3 × 10-6 / year Max. |
+25 ℃, 初年度,第一年 |
石英晶振自動安裝和真空化引發的沖擊會破壞產品特性并影響這些產品。請設置安裝條件以盡可能將沖擊降至最低,5032晶體振蕩器并確保在安裝前未對晶振特性產生影響。條件改變時,請重新檢查安裝條件。同時,在安裝前后,請確保石英晶振產品未撞擊機器或其他電路板等。
每個封裝類型的注意事項
(1)陶瓷包裝晶振與SON產品
在焊接陶瓷封裝晶振和SON產品 (陶瓷包裝是指晶振外觀采用陶瓷制品) 之后,彎曲電路板會因機械應力而導致焊接部分剝落或封裝分裂(開裂)。6腳有源振蕩器尤其在焊接這些產品之后進行電路板切割時,務必確保在應力較小的位置布局晶體并采用應力更小的切割方法。
(2)陶瓷包裝石英晶振
在一個不同擴張系數電路板(環氧玻璃)上焊接陶瓷封裝石英晶振時,在溫度長時間重復變化時可能導致端子焊接部分發生斷裂,請事先檢查焊接特性。
(3)柱面式產品
產品的玻璃部分直接彎曲引腳或用力拉伸引腳會導致在引腳根部發生密封玻璃分裂(開裂),也可能導致氣密性和產品特性受到破壞。5032晶體振蕩器當有源晶振的引腳需彎曲成下圖所示形狀時,應在這種場景下留出0.5mm的引腳并將其托住,以免發生分裂。當該引腳需修復時,請勿拉伸,托住彎曲部分進行修正。在該密封部分上施加一定壓力,會導致氣密性受到損壞。所以在此處請不要施加壓力。另外,為避負機器共振造成引腳疲勞切斷,建議用粘著劑將產品固在定電路板上。
京瓷晶振,有源晶振,KC5032E-C3晶振
電話:+86-0755-278383514
手機:138-2330-0879
QQ:632862232
地址:廣東深圳市寶安寶安大道東95號浙商銀行大廈1905